:厚朱MIPS pipeline 在 MEM stage 才決定 是否要品的 Control Dependency: beg \$t0, \$t1, Label 常beg 追到MEM後 all~ lw 都已進到 pipeline add \$10, \$11, \$12 若為taken, 會造成出三个指令被flush 之沒貴 sub \$57, 814, \$53 IW \$50, \$54, \$56 <sup>◎</sup> <u>由 Complier 解决</u>,在 beg fo add 問稿入 3个 nop 即可避免 beg 後面指令進列 pipeline · conditional branch run time + 50 ) : complier 不充义 taken or not taken control flow graph: bane block : complier 不知 是否 taken 不能重排 independent 的 lw 指令到 add & rub 間消除 Ex. beg \$1, \$2, L1 beg \$1, \$2, L1 nop hop nop beg

| IF| ZD| EX| MEM| WB| = add \$1. \$2.\$3 L1: slt \$1, \$2, \$3 nop add \$1. \$2.\$3

Solution 1. 透過修改data path, 蒙 beg 指令可在ID Stage 決定是否要此 就能減少指入 nop 數目成 1个 只要能在 ID stage (权到: I. 計算线 22目的位生

Ut 較 rs, rt register 内容是否相等

Cost 為需要到力の入元件: XOR Array; 320 Equal

St 計せで下: \$rs = an an an an an an コル

\$rt: bn bn bn bn bn bn an コル



並且使用 XOR Array 判別兩 Reg 内容是否相等只需经至 XOR, NOR 運算 tt 失前使用 ALD 做 城 选 運 算 要 來得 扶

Irade off: " bog 指令在 ID stage 软要决定是否 taken

:提前使用了register 内容, 含該 data hazard 变嚴重

I. and \$1,\$2,\$3 IF | ID | EX | MA | WB IF I ID EX MA WB beg \$1, \$2. L2

I. 若為 load-we 2 bog 情形則需 stall 2个 clock,

: 需 stall -个 clock 才能解决上面的問題 IF | ID | EX MA | WB add \$1, \$2, \$3 stalled beg \$1, \$2, L2

Question:是否可利用forwarding 解决!

Example: add \$50, \$51, \$52 beg \$50, \$t1, Label

add 的 \$50 值 需在 EX stage 的 ALV 運算後得到, 可以在得到 時 同 時傳給 後面 beg 的 XOR Gate

同時此 FW unit scheck: Q. Control Unit 屋生的 branch 信号是で為1(ID stage 指令為beg)

<sup>©.</sup> EX stage 指令為凡-type (看ALUOP1 = = 1)

Datapath 意文意士:

Datapath 意文意士:

Datapath 意文意士:

SE

Solution 2. delayed branch:

- @ 由硬体解决:
- 11). Static Branch Prediction:

永适預測 Branch 為 taken 或 non-taken

<u>nan-taken:</u> 設 branch 不發生, 言葉指令 進到 pipeline も 果 predict 失敗, 才做 flush, 将已進到 pipeline 丟棄

而 Predict 动作由 Compler 完成

## Example: 設 branch 在 ID stage 决定是否 taken

eg beg \$1, \$2, L| CC2: IF| ID| EX| MA| WB|
slt nop beg
add \$4.\$5, \$6 CC3: IF| ID|| EX| MA| WB|

L1: slt \$7, \$8.\$9 需有控制信9 特 IF/ID flush 战全0 為: sll \$0,\$0,\$0 ⇒ nop

从须着PCSIC来决定是否要flush

若為1、表示要別( | Predict 錯, flush )

設 \$1= \$2

: 禹加入一控制信号绿

CCQ 時,: 為 predict branch non taken, add 近到了 If stage
而 CCQ 台京时,beg 計算完 XOR gate 矢 道 显 T taken
若是, 會傳給 hazard detection unit, 會清除 IF/ ID pipeline register 為 0

## to A IFI ID. Flush It AE 69 data path:



121. Dynamic Branch Production 和 static branch prediction 最大差别在: 會看前面 Branch 是否taken 來 predict 按下來是否taken · 大部份情况, conditional branch 鲁洛某一占大部份任何 eg for == 1 to 10 do a = a + 1 MIPS code: 151 1. addi \$50, \$0, 1 1512. addi \$50, \$0, 1 add; \$51, \$0, lo add; \$51, \$0, lo L1: beg \$50, \$51, Exit L1: add: \$52, \$52, 1 add; \$52, \$52, 1 add: \$50, \$50, 1 add: \$50, \$50, | bne \$50, \$51 Ll ال ن Exit:

上面例 1 10次裡只有最後、次taken = 9次 NT 1次T 而例 2 10次裡只有最後、次non taken = 9次 T 1次NT

設為 static prediction,则: prediction的 accurancy 為: 0.5 但若利用 dynamic prediction 可提升至接近 0.9

0. 2-bit prediction

Taken

Token

Token

Token

Token

Token

Token